少妇搡bbbb搡bbb搡野外 ,国产aⅴ无码专区亚洲av,久久精品国产亚洲av电影,手机在线观看av片,非会员区试看120秒6次,亚洲中文字幕无码天然素人在线,久久精品国产www456c0m,一边做一边说国语对白
端海教育集團(tuán)
上海:021-51875830 北京:010-51292078
西安:4008699035 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統(tǒng)一報(bào)名免費(fèi)電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
首頁 課程表 報(bào)名 在線聊 講師 品牌 QQ聊 活動(dòng) 就業(yè)
        混合信號(hào)IC設(shè)計(jì)流程培訓(xùn)
  培養(yǎng)對(duì)象
  1.理工科背景,有志于數(shù)字集成電路設(shè)計(jì)工作的學(xué)生和轉(zhuǎn)行人員;
  2.需要充電,提升技術(shù)水平和熟悉設(shè)計(jì)流程的在職人員;
  3.集成電路設(shè)計(jì)企業(yè)的員工內(nèi)訓(xùn)。
   入學(xué)要求

        學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識(shí):
        ◆電路系統(tǒng)的基本概念。

   班級(jí)規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576( 微信同號(hào))
       堅(jiān)持小班授課,為保證培訓(xùn)效果,增加互動(dòng)環(huán)節(jié),每期人數(shù)限3到5人。
   上課時(shí)間和地點(diǎn)
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
最近開課時(shí)間(周末班/連續(xù)班/晚班):
Cadence IC開班時(shí)間:2025年7月14日..用心服務(wù)..........--即將開課--......................
   實(shí)驗(yàn)設(shè)備
        ☆資深工程師授課
        
        ☆注重質(zhì)量
        ☆邊講邊練

        ☆合格學(xué)員免費(fèi)推薦工作

        ☆合格學(xué)員免費(fèi)頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì)

        專注高端培訓(xùn)15年,端海提供的證書得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
        得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。

        ★實(shí)驗(yàn)設(shè)備請(qǐng)點(diǎn)擊這兒查看★
   最新優(yōu)惠
       ◆在讀學(xué)生憑學(xué)生證,可優(yōu)惠500元。
   質(zhì)量保障

        1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽;
        2、課程完成后,授課老師留給學(xué)員手機(jī)和Email,保障培訓(xùn)效果,免費(fèi)提供半年的技術(shù)支持。
        3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。

               混合信號(hào)IC設(shè)計(jì)流程培訓(xùn)

第一階段

1. 半導(dǎo)體和半導(dǎo)體器件基礎(chǔ)
  1.1 半導(dǎo)體及其基本特性
   1.1.1 半導(dǎo)體導(dǎo)電性的特點(diǎn)
   1.1.2 半導(dǎo)體的導(dǎo)電機(jī)理
   1.1.3 空穴的導(dǎo)電作用
   1.1.4 能帶圖
  1.2 雜質(zhì)對(duì)半導(dǎo)體導(dǎo)電性能的影響
   1.2.1 施主雜質(zhì)和N型半導(dǎo)體
   1.2.2 受主雜質(zhì)和P型半導(dǎo)體
   1.2.3 多數(shù)載流子和少數(shù)載流子
   1.2.4 雜質(zhì)的補(bǔ)償作用
  1.3 半導(dǎo)體的電阻率
   1.3.1 半導(dǎo)體的電阻率的公式
   1.3.2 電阻率和雜質(zhì)濃度的關(guān)系
   1.3.3 電阻率隨濕度的變化
  1.4 非平衡載流子
   1.4.1 非平衡載流子的產(chǎn)生和復(fù)合
   1.4.2 擴(kuò)散電流
  1.5 PN結(jié)
   1.5.1 平衡PN結(jié)
   1.5.2 PN結(jié)的正向特性
   1.5.3 PN結(jié)的反向特性
   1.5.4 PN結(jié)的擊穿
  1.6 MOS場效應(yīng)晶體管
   1.6.1 MOS場效應(yīng)晶體管的結(jié)構(gòu)及工作原理
   1.6.2 MOS場效應(yīng)晶體管的直流特性
  1.7 雙極型晶體管
   1.7.1 雙極型晶體管的基本結(jié)構(gòu)
   1.7.2 晶體管的電流傳輸
   1.7.3 晶體管的特性參數(shù)
  1.8 習(xí)題
1. 半導(dǎo)體集成電路
  1.1 集成電路的發(fā)明和發(fā)展
   1.1.1 集成電路的發(fā)明
   1.1.2 集成電路的發(fā)展
   1.1.3 集成電路的未來發(fā)展趨勢
  1.2 集成電路的未來發(fā)展趨勢
   1.2.1 按器件結(jié)構(gòu)類型分類
   1.2.2 按電路功能分析
  1.3 CMOS集成電路
   1.3.1 CMOS集成電路的特點(diǎn)
   1.3.2 CMOS數(shù)字電路
   1.3.3 CMOS模擬電路
  1.4 集成電路設(shè)計(jì)簡介
   1.4.1 設(shè)計(jì)途徑
   1.4.2 設(shè)計(jì)要求
   1.4.3 層次化設(shè)計(jì)方法

2. 集成電路制造工藝
  2.1 氧化
   2.1.1 二氧化硅(SiO2)的性質(zhì)及作用
   2.1.2 熱氧化生長SiO2
  2.2 光刻與刻蝕
   2.2.1 光刻工藝流程
   2.2.2 光刻膠的基本屬性
  2.3 摻雜
   2.3.1 擴(kuò)散 
   2.3.2 離子注入
  2.4 淀積
   2.4.1 物理氣相淀積
   2.4.2 化學(xué)氣相淀積
  2.5 接觸與互連
  2.6 CMOS工藝主要流程

實(shí)驗(yàn):
實(shí)驗(yàn)一、Virtuoso Schematic Editor實(shí)戰(zhàn)演練
實(shí)驗(yàn)?zāi)康模赫莆针娫韴D(schematic)設(shè)計(jì)輸入方法。


第二階段
3. UNIX操作系統(tǒng)和Cadence軟件
3.1 UNIX操作系統(tǒng)基礎(chǔ)
3.1.1 有關(guān)目錄的操作
3.1.2 有關(guān)文件操作
3.1.3 文件存取權(quán)限
3.1.4 命令處理
3.1.5 使用vi
3.1.6 Linux操作系統(tǒng)簡介
3.2 Cadence軟件
3.2.1 EDA廠商簡介
3.2.2 Cadence軟件概述
3.3 電路圖的輸入
3.3.1 建立新庫
3.3.2 電路圖編輯窗
3.3.3 電路圖的輸入
3.3.4 電路圖的層次化設(shè)計(jì)
4. CMOS集成電路的版圖
4.1 MOS場效應(yīng)晶體管的版圖實(shí)現(xiàn)
4.1.1 單個(gè)MOS管的版圖實(shí)現(xiàn)
4.1.2 MOS管陣列的版圖實(shí)現(xiàn)
4.2 版圖設(shè)計(jì)規(guī)則
4.2.1 概述
4.2.2 1.5μm硅柵CMOS設(shè)計(jì)規(guī)則
4.3 版圖系統(tǒng)的設(shè)置
4.3.1 建立版圖庫
4.3.2 對(duì)層選擇窗進(jìn)行設(shè)置
4.3.3 版圖編輯窗的設(shè)置
4.3.4 使用Option菜單進(jìn)行版圖編輯窗
實(shí)驗(yàn):
實(shí)驗(yàn)二、 Spectre Simulation實(shí)戰(zhàn)演練
實(shí)驗(yàn)?zāi)康模赫莆针娐诽匦苑抡娣椒?/strong>
第三階段
4. CMOS集成電路的版圖
4.1 MOS場效應(yīng)晶體管的版圖實(shí)現(xiàn)
4.1.1 單個(gè)MOS管的版圖實(shí)現(xiàn)
4.1.2 MOS管陣列的版圖實(shí)現(xiàn)
4.2 版圖設(shè)計(jì)規(guī)則
4.2.1 概述
4.2.2 1.5μm硅柵CMOS設(shè)計(jì)規(guī)則
4.3 版圖系統(tǒng)的設(shè)置
4.3.1 建立版圖庫
4.3.2 對(duì)層選擇窗進(jìn)行設(shè)置
4.3.3 版圖編輯窗的設(shè)置
4.3.4 使用Option菜單進(jìn)行版圖編輯窗
5.版圖的建立
5.1 設(shè)置輸入層
5.2 屏幕顯示畫圖區(qū)
5.3 建立幾何圖形
5.4 版圖的編輯
5.4.1 設(shè)置層的可視性
5.4.2 測量距離或長度
5.5.3 圖形顯示
5.5.4 選擇目標(biāo)
5.5.5 改變圖形的層次
5.5.6 加標(biāo)記
5.6 棍棒圖
5.7 版圖設(shè)計(jì)方法概述
5.7.1 版圖設(shè)計(jì)方法
5.7.2 層次化設(shè)計(jì)
實(shí)驗(yàn):
實(shí)驗(yàn)三、 Virtuoso Layout Editor實(shí)戰(zhàn)演練
實(shí)驗(yàn)?zāi)康模菏褂肊DA工具進(jìn)行版圖設(shè)計(jì)。
第四階段

6. 版圖驗(yàn)證
6.1 概述
6.1.1 版圖驗(yàn)證的項(xiàng)目
6.1.2 Cadence的版圖驗(yàn)證工具
6.1.3 版圖驗(yàn)證過程簡介
6.2 DivaDRC規(guī)則文件的建立
6.3 Dracula規(guī)則文件
6.3.1 Dracula規(guī)則文件的結(jié)構(gòu)
6.3.2 建立Dracula規(guī)則文件
6.3.3 Dracula規(guī)則文件至Diva規(guī)則文件的轉(zhuǎn)換
6.4 運(yùn)行Diva DRC
6.5 運(yùn)行Dracula DRC
6.5.1 驗(yàn)證步驟
6.5.2 結(jié)果分析
6.6 運(yùn)行Dracula LVS
6.6.1 LVS原理
6.6.2運(yùn)行過程
6.6.3輸出報(bào)告解讀
6.6.4錯(cuò)誤的糾正
6.7關(guān)于ERC

7. 外圍器件及阻容元件設(shè)計(jì)
7.1 特殊尺寸器件的版圖設(shè)計(jì)
7.1.1 大尺寸器件
7.1.2 倒比管
7.2.電阻、電容及二極管的版圖設(shè)計(jì)
7.2.1 MOS集成電路中的電阻
7.2.2 MOS集成電路中的電容器
7.2.3 集成電路中的二極管
7.3 CMOS集成電路的靜電放電保護(hù)電路
7.4 壓焊塊的版圖設(shè)計(jì)
7.5 電源和地線的設(shè)計(jì)
7.5.1電源和地線在外圍的分布框架
7.5.2電源和地線在內(nèi)部的分布

實(shí)驗(yàn):
實(shí)驗(yàn)四、Diva Interactive Verification
實(shí)驗(yàn)?zāi)康模赫莆誅RC和LVS驗(yàn)證方法
第五階段

7. 外圍器件及阻容元件設(shè)計(jì)
7.1 特殊尺寸器件的版圖設(shè)計(jì)
7.1.1 大尺寸器件
7.1.2 倒比管
7.2.電阻、電容及二極管的版圖設(shè)計(jì)
7.2.1 MOS集成電路中的電阻
7.2.2 MOS集成電路中的電容器
7.2.3 集成電路中的二極管
7.3 CMOS集成電路的靜電放電保護(hù)電路
7.4 壓焊塊的版圖設(shè)計(jì)
7.5 電源和地線的設(shè)計(jì)
7.5.1電源和地線在外圍的分布框架
7.5.2電源和地線在內(nèi)部的分布

8. 模擬和雙極型集成電路的版圖設(shè)計(jì)
8.1 模擬CMOS集成電路
8.1.1 模擬集成電路和數(shù)字集成電路的比較
8.1.2 MOS器件的對(duì)稱性
8.1.3 無源元件
8.1.4 連線
8.1.5 靜電放電保護(hù)
8.1.6 襯底耦合
8.2 鋁柵CMOS集成電路
8.2.1 鋁柵CMOS集成電路的版圖計(jì)
8.2.2 鋁柵CMOS集成電路版圖實(shí)例
8.3 雙極型集成電路
8.3.1 雙極型晶體管的版圖圖形
8.3.2 雙極型集成電路版圖設(shè)計(jì)的原則和步驟

實(shí)驗(yàn):
實(shí)驗(yàn)五、Active HDL調(diào)試、仿真Verilog HDL
實(shí)驗(yàn)?zāi)康模菏煜ctive HDL仿真軟件的使用,初步掌握利用Verilog HDL設(shè)計(jì)數(shù)字系統(tǒng)的基本步驟。
實(shí)驗(yàn)六 NC-Verilog Simulator實(shí)驗(yàn)
實(shí)驗(yàn)?zāi)康模篘C_verilog仿真器的使用,包括編譯、運(yùn)行和仿真。
第六階段
9. 版圖設(shè)計(jì)技巧和實(shí)例
9.1 人工全定制版圖設(shè)計(jì)方法
9.2 常用版圖設(shè)計(jì)技巧
9.3 版圖實(shí)例
9.3.1 CMOS門電路
9.3.2 CMOS SRAM單元及陣列
9.3.3 CMOS D觸發(fā)器
9.3.4 CMOS放大器
9.3.5 雙極集成電路
實(shí)驗(yàn):
實(shí)驗(yàn)七 Ambit BuildGates邏輯綜合實(shí)驗(yàn)
實(shí)驗(yàn)?zāi)康模築uildGates邏輯綜合方法,靜態(tài)時(shí)序分析。
實(shí)驗(yàn)八、Silicon Ensemble 布局布線
實(shí)驗(yàn)?zāi)康模?br> 學(xué)習(xí)使用Silicon Ensemble進(jìn)行系統(tǒng)級(jí)約束布局布線。
主站蜘蛛池模板: 大地资源免费视频观看| 大地资源免费视频观看| 国产av久久久久精东av| 2023极品少妇xxxo露脸| 午夜精品射精入后重之免费观看 | 精精国产xxxx视频在线| 精品国偷自产在线视频| 黄又色又污又爽又高潮动态图| 麻花豆传媒剧国产mv| 日产精品99久久久久久| 国产日产欧产美| 国内精品久久久久国产盗摄 | 99久久国产综合精品成人影院| 一本加勒比hezyo无码人妻| 国产成a人亚洲精v品无码| 午夜片少妇无码区在线观看| 成年免费视频黄网站在线观看| 蜜臀av片| 我把寡妇日出水了| 天天狠天天透天天伊人| 色综合久久久久无码专区| 国产av亚洲精品久久久久久| 亚洲永久无码7777kkk| 欧美激情黑人极品hd| 精品国精品国产自在久国产| 欧美怡红院成免费人忱友;| 老司机午夜福利视频| 妓院一钑片免看黄大片| 午夜精品射精入后重之免费观看 | 国产精品自产拍在线观看花钱看| gogogo香港高清免费完整版| 成人伊人精品色xxxx视频 | 成年免费视频黄网站在线观看| 久久国产精品偷| 成人网站免费看黄a站视频| 国产精品成人aaaaa网站| 永久黄网站色视频免费观看| 亚洲av午夜福利精品香蕉麻豆| 国产一区二区三区在线视頻| 久久婷婷久久一区二区三区| 吃奶揉捏奶头高潮视频在线观看 |